Organízate con las colecciones Guarda y clasifica el contenido según tus preferencias.

Google colabora con GlobalFoundries, SkyWater Technology y Efabless para proporcionar kits de diseño de procesos (PDKs) y cadenas de herramientas de código abierto con las que cualquier desarrollador tenga la posibilidad de diseñar chips que se puedan fabricar.

Cada dos meses, puedes enviar diseños de código abierto para que se incluyan en el programa lanzadera de Open MPW y tener la oportunidad de que se fabriquen sin coste económico para ti.

Primeros pasos

Elige el plan de formación que mejor se adapte a tus competencias.
principiante
Inspírate viendo los proyectos de las anteriores lanzaderas.
principiante
Familiarízate con el proceso de diseñar chips.
intermedio
Bifurca la plantilla de proyectos para crear un diseño digital.
avanzado
Explora las tecnologías de los procesos y las propiedades de sus capas.
avanzado
Usa tu herramienta favorita para crear un archivo de GDS que cumpla la especificación del chip de gestión del proyecto.
contenido adicional
Lee artículos y publicaciones académicos que ofrecen una introducción a la vanguardia del diseño de chips de código abierto.
Crea un proyecto en Efabless y envía tu diseño para que se incluya en la próxima lanzadera de Open MPW.

Herramientas destacadas

Herramientas de código abierto para agilizar el diseño de chips.
Kits de diseño de procesos (PDK) de código abierto mantenidos por Google.
Flujo automatizado de RTL a GDSII que sigue todos los pasos de implementación de ASIC, desde RTL hasta GDSII.
Cadena de herramientas de síntesis de alto nivel (HLS) que produce diseños sintetizables a partir de descripciones flexibles y de alto nivel de funciones.
Reglas de Bazel para lenguajes de descripción de hardware (Verilog, VHDL, Chisel, nMigen, etc.) con herramientas de código abierto (como Yosys, Verilator u OpenROAD).
Conjunto de herramientas para desarrolladores de SystemVerilog, que incluyen un analizador, un linter de estilos y un asignador de formatos.
Framework para probar códigos de operaciones personalizados con los que agilizar TensorFlow Lite for Microcontrollers.