透過集合功能整理內容 你可以依據偏好儲存及分類內容。

Google 與 GlobalFoundries、SkyWater Technology 及 Efabless 合作,提供完全開放原始碼的製程設計套件 (PDK) 和相關工具,讓任何開發人員都能設計出可製造的晶片。

每兩個月,你都能將自己的開放原始碼設計提交至 Open MPW Shuttle 計畫。如果設計入選,製造成品就不必付費。

踏出第一步

請根據你的技能選擇最合適的學習路徑。
新手
瀏覽先前的 Shuttle 製程專案以獲得靈感。
新手
認識晶片設計流程。
中階
自訂專案範本,建立新的數位設計。
進階
瀏覽製程技術與相關層屬性。
進階
使用你偏好的工具製作符合專案管理規格的 GDS 檔案。
額外
閱讀推動開放原始碼晶片設計發展的學術論文和文章。
在 Efabless 建立專案並提交設計,以期入選 Open MPW 下一梯次的 Shuttle 製程。

精選工具

可加快晶片設計速度的開放原始碼工具。
Google 維護的開放原始碼製程設計套件。
從 RTL 到 GDSII 的自動化流程,執行從 RTL 到 GDSII 的 ASIC 完整實作步驟。
高階合成 (HLS) 工具鏈;這套工具可以根據靈活的高層次功能描述,製作出可合成的設計。
硬體描述語言 (Verilog、VHDL、Chisel、nMigen 等) 的 Bazel 規則,支援開放工具 (Yosys、Verilator、OpenROAD 等)。
SystemVerilog 開發人員工具套件,包括剖析器、樣式 Linter 和格式器。
自訂運算程式碼的應用架構,可用於加速 TensorFlow Lite for Microcontrollers。