打造您自己的芯片
Google 将与GlobalFoundries、SkyWater Technology和Efabless合作,提供完全开源的工艺设计套件 (PDK) 和工具链,以便任何开发者都可以打造可制造芯片设计。
每隔一个月,您可以提交自己的开源设计以加入 OpenMPW 班车计划,便有机会免费制造这些设计。
搭乘下一班车
在 Efabless 上创建一个项目,并提交您的设计,以参与下一期 Open MPW 班车。
精选工具
可加速芯片设计的开源工具。
开源 PDK
由 Google 维护的开源流程设计套件。
OpenLane
从 RTL 到 GDSII 的自动化流程可执行从 RTL 到 GDSII 的完整 ASIC 实现步骤。
XLS
高级合成 (HLS) 工具链,可根据灵活的功能简要说明生成可合成的设计。
Bazel 规则 HDL
使用开放工具(Yosys、Verilator、OpenROAD 等)处理硬件描述语言(Verilog、VHDL、Chisel、nMigen 等)的 Bazel 规则。
有效
SystemVerilog 开发者工具套件,包括解析器、Style-linter 和格式设置工具。
CFU 游乐场
用于使用自定义运算码加快适用于微控制器的 TensorFlow Lite 的框架。