Publicaciones destacadas
Artículos y artículos académicos que avanzan en el arte del diseño de silicio de código abierto.
CCC 2020
Las piezas faltantes de la habilitación del diseño abierto: Una historia reciente de los esfuerzos de Google
Tim Ansell, Mehdi Saligane
Google, Universidad de Michigan
Google, Universidad de Michigan
CCC 2020
Building OpenLANE: a 130nm openroad-based tapeout-proven flow
Mohamed Shalan y Tim Edwards
The American University in Cairo, eFabless Corporation
The American University in Cairo, eFabless Corporation
GOMACTech 2021
The OpenROAD project: Unleashing hardware innovation
Andrew B. Departamentos de Kahng y Tom Spyrou
CSE y ECE UC San Diego, Precision Innovations Inc.
CSE y ECE UC San Diego, Precision Innovations Inc.
CCC 2021
METRICS2.1 and Flow Tuning in the IEEE CEDA Robust Design Flow and OpenROAD
Jinwook Jung y Andrew B. Kahng, Seungwon Kim y Ravi Varadarajan
UC San Diego, IBM T. J. Centro de Investigación Watson
UC San Diego, IBM T. J. Centro de Investigación Watson
WOSET '21
A CMOS Programmable Analog Standard Cell Library in Skywater 130nm Open-Source Process
Jennifer Hasler, Barry Muldrey y Parker Hardy,
ingenieros eléctricos y informáticos, Georgia Institute of Technology
ingeniería eléctrica e informática de la Universidad de Mississippi
ingenieros eléctricos y informáticos, Georgia Institute of Technology
ingeniería eléctrica e informática de la Universidad de Mississippi
DATE de 2021
OpenSerDes: An Open Source Process-Portable All-Digital Serial Link
Gaurav Kumar K, Baibhab Chatterjee y Shreyas Sen
Escuela de ECE, Purdue University
Escuela de ECE, Purdue University
FPGA 2021
How to Shrink My FPGAs — Optimizing Tile Interfaces and the Configuration Logic in FABulous FPGA Fabrics
King Lok Chung, Nguyen Dao, Jing Yu y Dirk Koch
Ciencias de la computación, Universidad de Manchester
Ciencias de la computación, Universidad de Manchester
FPL 2021
Taping out an FPGA in 24 hours with OpenFPGA: The SOFA Project
Xifan Tang, Ganesh Gore, Grant Brown y Pierre-Emmanuel Gaillardon
Laboratorio de Sistemas NanoIntegrados (LNIS), Universidad de Utah
Laboratorio de Sistemas NanoIntegrados (LNIS), Universidad de Utah
ICAC3 2021
Dual Stage CMOS Operational Amplifier Design in Sky-Water 130nm Technology
Madhuri Kadam
Departamento de Ingeniería de Electrónica y Telecomunicaciones, Shree L.R. Tiwari College of Engineering, University of Mumbai
Departamento de Ingeniería de Electrónica y Telecomunicaciones, Shree L.R. Tiwari College of Engineering, University of Mumbai
NAFOSTED 2021
A Highly Digital VCO-based ADC for IoT Applications on Skywater 130nm
Duc-Manh Tran, Ngo-Doanh Nguyen, Duy-Hieu Bui y Xuan-Tu Tran
Instituto de Tecnología de la Información de la Universidad Nacional de Vietnam
Instituto de Tecnología de la Información de la Universidad Nacional de Vietnam
CDC 2022
Design of Start-up Enabled Bandgap Voltage Reference
Shivang Patel, Amisha Naik
Universidad de Nirma
Universidad de Nirma
ICESIC '22
Design of an All-Digital Phase-locked loop in a 130nm CMOS Process using open-source tools
Charaan S., Nalinkumar S., Elavarasan P., Prakash P., Kasthuri P.
MIT Campus, Anna University
MIT Campus, Anna University
GLSVLSI 2022
Leverage the Average: Averaged Sampling in Pre-Silicon Side-Channel Leakage Assessment
Pantea Kiaei, Zhenyuan Liu Patrick Schaumont
Instituto Politécnico Worcester
Instituto Politécnico Worcester
DAC de 2022
Enabling Reusable Physical Design Flows with Modular Flow Generators
Alex Carsello, James Thomas, Ankita Nayak, Po-Han Chen, Mark Horowitz, Priyanka Raina y Christopher Torng
Universidad de Stanford
Universidad de Stanford